View on GitHub

## **Circuitos Digitais**

## Repo of Digital Circuits course - CRT0384

## PRÁTICA 07 - CIRCUITOS LÓGICOS SEQUENCIAIS - FLIP FLOPS D E JK

#### Voltar à home

## OBJETIVOS

- Familiarização com os circuitos digitais sequenciais;
- Familiarização com o princípio de funcionamento dos Flip-flops;
- Montar um contador binário utilizando os conceitos dos flip-flops;

#### Material Necessário:

- 02 TTL SN74HC74
- 01 TTL SN74LS73N:
- Kit Digital

Os circuitos considerados até o momento eram todos circuitos combinacionais, onde a saída é determinada pelos valores presentes nas entradas, independente dos valores anteriores.

Os sistemas digitais são construídos usando tanto circuitos combinacionais como dispositivos de memória (circuitos sequenciais). O mais importante dispositivo de memória é o flip-flop, construído a partir de combinação de portas lógicas combinacionais. Um flip-flop é um dispositivo digital que possui duas saídas Q e Q', que estão sempre em estados opostos.

Existem diversos tipos de flip-flops e diferentes entradas de controle que determinam o estado da saída. O FF pode manter o estado de saída após os sinais de entrada, que produziram o estado atual, mudarem. Desse modo o FF pode armazenar uma informação de 1 bit. Os sistemas digitais podem operar síncrona ou assincronamente.

Nos sistemas assíncronos, as saídas dos circuitos lógicos podem mudar de nível lógico, sempre que o nível de uma ou mais entradas mude. Nos sistemas síncronos, os instantes de tempo nos quais as saídas são alteradas são determinados por um sinal chamado clock.

As entradas S, C, J, K e D dos FF síncronos, chamadas de entradas de controle, também são denominadas de entradas síncronas, em função de seu efeito ser sincronizado com o sinal de clock. Muitos FFs possuem entradas assíncronas, que operam independentes das entradas síncronas e da entrada de clock, e são usados para levar o FF a um determinado estado passando por cima das demais entradas.

A seguir estudaremos o comportamento de todas as entradas sejam elas síncronas ou assíncronas para os flip-flops tipo D e JK

### PARTE 1 - FLIP-FLOP TIPO D

O circuito integrado SN74HC74 implementa dois flip-flops do tipo D com clock ativo na subida e entradas negadas de PRESET e CLEAR, conforme diagrama a seguir:

## 5 Pin Configuration and Functions

N, NS, D, DB, PW, J, or W Package 14-Pin PDIP, SO, SOIC, SSOP, TSSOP, CDIP, or CFP Top View



**Table 1. Function Table** 

| INPUTS |     |     | OUTPUTS |                  |                    |
|--------|-----|-----|---------|------------------|--------------------|
| PRE    | CLR | CLK | D       | Q                | Q                  |
| L      | Н   | X   | Х       | Н                | L                  |
| Н      | L   | X   | Х       | L                | Н                  |
| L      | L   | X   | Х       | H <sup>(1)</sup> | H <sup>(1)</sup>   |
| Н      | Н   | 1   | Н       | Н                | L                  |
| Н      | Н   | 1   | L       | L                | Н                  |
| Н      | Н   | L   | Х       | $Q_0$            | $\overline{Q}_{0}$ |

<sup>(1)</sup> This configuration is nonstable; that is, it does not persist when PRE or CLR returns to its inactive (high) level.

## **Pin Functions**

| PIN             |      |                                                  |     |                                             |  |
|-----------------|------|--------------------------------------------------|-----|---------------------------------------------|--|
| NAME            | LCCC | SOIC, SSOP, CDIP,<br>PDIP, SO, TSSOP, CFP<br>NO. | I/O | DESCRIPTION                                 |  |
| 1CLK            | 4    | 3                                                | I   | Clock input                                 |  |
| 1CLR            | 2    | 1                                                | I   | Clear input - Pull low to set 1Q output low |  |
| 1D              | 3    | 2                                                | I   | Input                                       |  |
| 1PRE            | 6    | 4                                                | I   | Preset input                                |  |
| 1Q              | 8    | 5                                                | 0   | Output                                      |  |
| 1Q              | 9    | 6                                                | 0   | Inverted output                             |  |
| 2CLK            | 16   | 11                                               | I   | Clock input                                 |  |
| 2CLR            | 19   | 13                                               | I   | Clear input - Pull low to set 1Q output low |  |
| 2D              | 18   | 12                                               | I   | Input                                       |  |
| 2PRE            | 14   | 10                                               | I   | Preset input                                |  |
| 2Q              | 13   | 9                                                | 0   | Output                                      |  |
| 2Q              | 12   | 8                                                | 0   | Inverted output                             |  |
| GND             | 10   | 7                                                | _   | Ground                                      |  |
|                 | 1    |                                                  | _   |                                             |  |
| NC              | 5    |                                                  |     |                                             |  |
|                 | 7    | _                                                |     | No connect (no internal connection)         |  |
|                 | 11   |                                                  |     |                                             |  |
|                 | 15   |                                                  |     |                                             |  |
|                 | 17   |                                                  |     |                                             |  |
| V <sub>CC</sub> | 20   | 14                                               | _   | Supply                                      |  |

Implemente um flip-flop do tipo D, inserindo todas as suas entradas (D, CLK, PRE e CLR) em chaves do kit digital. Preencha a tabela a seguir:

| D | PRE | CLR | CLOCK    | Q | Q' |
|---|-----|-----|----------|---|----|
| 0 | 0   | 0   | <b>1</b> |   |    |
| 1 | 0   | 0   | Λ.       |   |    |
| 0 | 0   | 1   | <b>1</b> |   |    |
| 1 | 0   | 1   | <b>1</b> |   |    |
| 0 | 1   | 0   | <b>↑</b> |   |    |
| 1 | 1   | 0   | <b>↑</b> |   |    |
| 0 | 1   | 1   | 1        |   |    |
| 1 | 1   | 1   | 1        |   |    |
| 0 | 1   | 1   | 1        |   |    |
| 1 | 1   | 1   | 1        |   |    |
| 0 | 1   | 1   | 1        |   |    |
| 1 | 1   | 1   | <b>↑</b> |   |    |

Agora, monte no Kit um contador anel de quatro bits e analise seu funcionamento para comparar com o funcionamento teórico. Utilize a entrada de Clock disponível na placa, em 1Hz, e mostre sua saída binária nos leds e no display 7 segmentos:



PARTE 2 - FLIP-FLOP TIPO JK

O circuito integrado SN74LS73N implementa dois flip-flops do tipo JK com clock ativo na descida e entradas negadas de PRESET e CLEAR conforme diagrama a seguir:

# SN5473, SN54LS73A . . . J OR W PACKAGE SN7473 . . . N PACKAGE SN74LS73A . . . D OR N PACKAGE (TOP VIEW)



'LS73A FUNCTION TABLE

| INPUTS |     |   |   | OUTPUTS |                  |
|--------|-----|---|---|---------|------------------|
| CLR    | CLK | J | K | Q       | ₫                |
| L      | ×   | Х | X | L       | Н                |
| н      | 1   | L | L | αo      | $\overline{a}_0$ |
| Н      | 1   | Н | L | н       | L                |
| н      | 1   | L | н | L       | н                |
| н      | 4   | H | Н | TOG     | GLE              |
| Н      | Н   | X | X | αo      | ᾱo               |

Implemente um flip-flop JK , inserindo todas as suas entradas (D, CLK, PRE e CLR) em chaves do kit digital. Preencha a tabela a seguir:

OBS: para manter Q~0~ nulo, dê um pulso em clear antes de iniciar a operação.

| J | K | PRE | CLR | CLOCK    | Q | Q' |
|---|---|-----|-----|----------|---|----|
| 0 | 0 | 0   | 0   | +        |   |    |
| 0 | 1 | 0   | 0   | ÷        |   |    |
| 1 | 0 | 0   | 0   | ÷        |   |    |
| 1 | 1 | 0   | 0   | ÷        |   |    |
| 0 | 0 | 0   | 1   | ÷        |   |    |
| 0 | 1 | 0   | 1   | +        |   |    |
| 1 | 0 | 0   | 1   | <b>+</b> |   |    |
| 1 | 1 | 0   | 1   | <b>+</b> |   |    |
| 0 | 0 | 1   | 0   | <b>+</b> |   |    |
| 0 | 1 | 1   | 0   | →        |   |    |
| 1 | 0 | 1   | 0   | ÷        |   |    |
| 1 | 1 | 1   | 0   | ÷        |   |    |
| 0 | 0 | 1   | 1   | <b>+</b> |   |    |
| 0 | 1 | 1   | 1   | <b>+</b> |   |    |
| 1 | 0 | 1   | 1   | <b>+</b> |   |    |
| 1 | 1 | 1   | 1   | ÷        |   |    |

Circuitos Digitais maintained by <u>marcielbp</u>

Published with GitHub Pages